黄仁勋:台积电预计6月将英伟达AI加速技术导入2纳米试产

台积电引入英伟达AI加速技术——cuLitho后,可代此前用于计算光刻的40000台CPU服务器,同时可将计算光刻加速40倍以上,使得2nm及更先进芯片的生产成为可能。

3月21日,在英伟达GTC大会上,英伟达CEO黄仁勋表示,经与台积电、ASML及新思科技四方的合作,经历四年开发,英伟达完成全新的AI加速技术——cuLitho。台积电将于今年6月,把这套AI系统导入2纳米试产,用于提升2纳米制程良率,并缩短量产时程。

媒体称,英伟达发布的突破性的光刻计算库cuLitho,是向芯片制造业甩出一枚技术“核弹”——将计算光刻加速40倍以上,使得2nm及更先进芯片的生产成为可能。

光刻是芯片制造过程中最复杂、最昂贵、最关键的环节,其成本约占整个硅片加工成本的三分之一。因此,计算光刻是提高光刻分辨率、推动芯片制造达到2nm及更先进节点的关键手段。黄仁勋解释称:

计算光刻是芯片设计和制造领域中最大的计算工作负载,每年消耗数百亿CPU小时。

大型数据中心全天候运行,以便创建用于光刻系统的掩膜板。这些数据中心是芯片制造商每年投资近2000亿美元的资本支出的一部分。

黄仁勋表示,英伟达H100 GPU需要89块掩膜板,在CPU上运行时,处理单个掩膜板需要两周时间,而在GPU上运行cuLitho只需8小时,计算光刻的速度提高到原来的40倍。

分析指出,台积电可通过在500个DGX H100系统上使用cuLitho加速,将功率从35MW降至5MW,替代此前用于计算光刻的40000台CPU服务器。同时,使用cuLitho后,所需能耗仅为当前配置电力的九分之一,且所需系统架设体积也仅为当前的八分之一。

台积电CEO魏哲家称,cuLitho为台积电在芯片制造中广泛地部署光刻解决方案开辟了新的可能性,为半导体规模化做出重要贡献。

魏哲家曾在今年1月的财报后电话会上表示,台积电将在2025年量产2nm芯片。

分析认为,cuLitho将有助于台积电缩短原型周期时间、提高产量、减少碳排放,为2nm及更先进的工艺奠定基础,并使得曲线掩模、high NA EUV、亚原子级光刻胶模型等新技术节点所需的新型解决方案和创新技术成为可能。

风险提示及免责条款
市场有风险,投资需谨慎。本文不构成个人投资建议,也未考虑到个别用户特殊的投资目标、财务状况或需要。用户应考虑本文中的任何意见、观点或结论是否符合其特定状况。据此投资,责任自负。
相关文章